行为级仿真、综合后仿真、布局布线后功能仿真、布局布线后时序仿真的区别

行为级仿真:

是指仅对逻辑功能进行测试模拟,以了解其实现的功能是否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性,如延时特性;也叫前仿真,综合前功能仿真

综合后仿真:

把综合生成的标准延时文件反标注到综合仿真模型中去,可估计门延时对电路带来的影响

布局布线后功能仿真:

针对特定的FPGA厂家技术的仿真,此级仿真是在综合后、实现前而进行的功能级仿真,功能级仿真一般验证综合后是否可以得到设计者所需要的正确功能;

布局布线后时序仿真:

将布局布线的延时信息反标注到设计网表中进行仿真。此时的仿真延时文件信息最全,包含门延时和布线延时,所以布线后仿真最准确,能较好地反映芯片的实际工作情况。

一般可以认为:

前仿真=功能仿真=行为级仿真=RTL级仿真,

后仿真=时序仿真=布局布线后仿真=门级仿真,

后仿真加入了传输延时和器件延时,接近实际芯片。